IC技术圈期刊 2022年 第04期

类别: FPGA(14) 前端(4) 验证(8) 后端(5) 嵌入式(0) 自动化(1) 模拟(0) 求职就业(7) 管理(0) 软件(1) 按月份
5G中的DPD技术,怎么玩?
#FPGA #5G #FPGA #DPD #MATLAB
数字预失真(DPD)是目前无线通信系统中最基本的构建块之一。其用于提高功率放大器的效率。通过减少功率放大器在其非线性区运行时产生的失真,功率放大器的效率可得到大幅提升。本文通过MATLAB的RF仿真工具和Simulink,展示如何在发射机中使用DPD来抵消功率放大器中的非线性影响。
FPGA算法工程师
halfPipe是如何导致带宽减半的
#FPGA SpinalHDL
Stream中的halfPipe方法为什么会导致带宽减半?
Spinal FPGA
推荐几个挺不错的功能
#FPGA SpinalHDL
推荐几个SpinalHDL新版本引入的几个挺不错的API方法使用。
Spinal FPGA
从算法到RTL实现,FPGA工程师该怎么做?
#FPGA #FPGA # 算法 # IC设计 #信号处理
针对近日技术交流群里讨论的算法与RTL实现问题,写篇文章,做一次总结。提出从算法链路仿真验证到RTL实现的必要处理步骤,总结在FPGA算法实现中应遵循的设计流程,提高复杂系统设计的实现能力。
FPGA算法工程师
FPGA数字信号处理:通信类I/Q信号及产生
#FPGA #数字信号处理 #通信类I/Q信号 #DDIO IP核
FPGA中利用IP核实现I/Q信号的产生,Quartus中提供了一个IP核为DDIO IP,可供采集高速ADC传入的数据后分成I/Q两路信号。并且通常比数据处理时采用数据截位生成I/Q两路数据方便高效……
FPGA技术江湖
【静态时序分析】如何寻找时序路径的起点与终点
#FPGA # 时序分析
如何寻找时序路径的起点与终点
FPGA LAB
FPGA时钟篇(三) MRCC和SRCC的区别
#FPGA #xilinx #时钟
7系列的MRCC和SRCC的有何不同?
傅里叶的猫
高斯滤波器的原理及其实现过程(附模板代码)
#FPGA
本文主要介绍了高斯滤波器的原理及其实现过程
ZYNQ
【科普】什么是TPU?
#FPGA #TPU
简单解释:专门用于机器学习的高性能芯片,围绕128x128 16 位乘法累加脉动阵列矩阵单元(“MXU”)设计的加速器。如果这句话能为你解释清楚,那就太好了!如果没有,那么请继续阅读......
OpenFPGA
【逻辑电路】for循环的等价展开电路
#FPGA # for
从功能的角度来看,上述这几种方式去替代我们的for写法均可,但是有时候,使用for循环最为方便,例如我们的输入特别多,我们使用if,那样会让我们的代码行数非常多,显得臃肿不堪,可效率低下,这时候for循环就可大显身手。
FPGA LAB
优秀的 Verilog/FPGA开源项目介绍(二十)- 张量处理单元(TPU)
#FPGA #开源项目 #TPU
张量处理单元( Tensor Processing Unit, TPU ) 是谷歌专门为神经网络机器学习开发的人工智能加速器 专用集成电路(ASIC) ,特别是使用谷歌自己的TensorFlow软件。谷歌于 2015 年开始在内部使用 TPU,并于 2018 年将它们作为其云基础设施的一部分并通过提供较小版本的芯片出售给第三方使用。
OpenFPGA
Quartus 软件使用-效率提升小技巧
#FPGA #FPGA #Quartus
有用的Quartus效率提升小技巧
FPGA自习室
【AMBA VIP | VC_formal | VCS】EDA docker 镜像使用指南
#FPGA #eda #验证 #设计
带走vcs verdi formal的docker镜像使用指南
摸鱼范式II芯片验证之路
【世界读书日】读一篇关于OTFS调制的技术论文
#FPGA #OTFS # 5G #FPGA #算法
OTFS是一种基于时延-多普勒域(Delay-Doppler)的二维调制技术,通过这种利用时间和频率的完全分集的设计,结合均衡的OTFS将由调制信号(如OFDM)经历的衰落的、时变的无线信道转换为一个具有对所有符号基本恒定的复杂信道增益的时间无关信道。OTFS对于未来的高速移动场景,将具有较大优势。
FPGA算法工程师