IC技术圈期刊 文章分类

类别: FPGA(383) 前端(259) 验证(179) 后端(143) 嵌入式(9) 自动化(26) 模拟(26) 求职就业(165) 管理(13) 软件(28) 按月份
微信公众号:芯想事珹
“芯想事珹”,先进制程IC设计与SoC定制技术交流分享平台。
探索基于FPGA的HDMI协议:从基础到高级功能解析
#FPGA  #HDMI 
常见的视频传输接口有三种:VGA 接口、 DVI 接口和 HDMI 接口,目前的显示设备都配有这三种视频传输接口。其中 VGA 接口出现最早,只能传输模拟图像信号;随后出现的 DVI 接口又分为三类:DVI-A、 DVI-D、 DVI-I,分别可传输纯模拟图像信号、纯数字图像信号和兼容模拟、数字图像信号;最后的 HDMI 在传输数字图像信号的基础上又可以传输音频信号。
芯想事珹
APB总线的读写操作与时序规范
#前端  #总线  #amba  #验证 
APB总线源自AMBA2.0,即ARM总线标准的2.0版本。AMBA目前已经更新到5.0版本,APB总线的功能也得到了扩充。APB的后续版本均是对APB初代版本的简单扩展,业界最常用的仍然是APB初代版本,即APB2.0。
芯想事珹
综合报告怎么看最合理
#前端  #综合 
其中比较重要的几个rpt如下:.all_vios.rpt、.area.rpt、.power.rpt。.qor.rpt为综合模块的总体概况,其中包含大部分综合结果信息,如果你很急,大可以猛猛的怼着这个文件看
芯想事珹
深入理解芯片综合过程中的SDC约束
#中端  #SDC  #综合 
在设计芯片的过程中,综合是一个关键步骤,它将硬件描述语言(如Verilog或VHDL)转换为门级的网表。为了确保综合后的设计满足性能、面积和功耗等要求,正确设置SDC约束至关重要。
芯想事珹
进程间通信
#软件  #C语言  #多进程 
进程间通信(IPC)是指在多个进程之间传输数据或共享信息的机制。在操作系统中,每个进程都需要具有独立的地址空间和字眼,为了实现进程之间的数据交换和协作,需要使用IPC机制。
芯想事珹
Spyglass使用小总结
#前端  #spyglass 
脚本启动spyglass进行一系列的代码检查,包括指定了项目的配置文件,以批处理模式运行,不需要用户在命令行输入命令就可以完成自动化执行命令,以及明确了一系列要执行的分析类型。
芯想事珹
.lib .lef文件转.db .mw库的方法和脚本
#后端  #db  #milkyway 
.lib文件,通常指的是“库文件”,在集成电路设计中,它包含了标准单元库(Standard Cell Library)或宏单元库(Macro Cell Library)的时序和功耗信息。.lef 文件是“库交换格式”的缩写,它定义了设计中使用的宏单元的物理信息。在布局(Placement)、布线(Routing)和提取(Extraction)等物理设计阶段中至关重要。在综合阶段之前需要将代码中替换上的memory的 .lib .lef文件转化成综合需要的 .db .mw 库文件。
芯想事珹
形式化验证简介及fm_shell脚本编写指南
#验证  #formality  #lec 
形式化验证是一种基于数学分析方法的验证技术,它通过算法引擎建立模型,对待测设计的状态空间进行穷尽分析的验证。在芯片设计中,形式化验证主要用于综合前后的等价性检查和RTL设计的功能验证。形式化验证的优势在于它可以提供精确、确定的结论,帮助开发人员减少迭代设计和测试的时间和成本 。
芯想事珹
浅析VERDI和VCS联合仿真流程
#验证  #VCS  #Verdi 
VCS、Verdi介绍,Linux下VCS+Verdi仿真demo演示
芯想事珹
Cortex-M0处理器及ABMA总线简介
#前端  #AMBA  #CortexM0 
Cortex-M0是ARM公司Cortex-M系列中结构和功能最简单的32位RISC处理器,采用指令和数据共用的总线接口和存储器,以及三级流水线结构,提高了指令通道的吞吐量和运行速率。它支持大部分16位的Thumb-1指令和部分32位的Thumb-2指令,中断包括一个不可屏蔽中断和1~32个物理中断。Cortex-M0微处理器内部结构如图1.1所示。Cortex-M0内部结构包括处理器核、AHB_Lite总线系统、嵌套向量中断控制器(NVIC)、唤醒中断控制器(WIC)、调试子系统以及内部总线系统。
芯想事珹