IC技术圈期刊 文章分类

类别: FPGA(382) 前端(257) 验证(179) 后端(143) 嵌入式(9) 自动化(25) 模拟(25) 求职就业(165) 管理(13) 软件(27) 按月份
RV双周报:谷歌公布RISC-V安卓计划,新思全面转向RV架构(第70期-20231115)
#资讯  #RISCV  #期刊 
谷歌方面最近公布了一系列Android平台对于开源架构RISC-V的未来支持计划;RISC-V服务器芯片设计厂商Ventana Micro Systems发布了其第二代服务器CPU——Veyron V2;DynamoRIO是性能优化工程师常用的剖析工具之一,能够以较低的开销抓取软件运行的 workload 并进行修改,常被用于指导 CPU 的设计空间探索、程序优化、安全分析等领域,包括华为、Google等国内外知名企业均在使用
硅农亚历山大
AG32 RISC-V+CPLD异构系列在数字示波器中的应用
#资讯  #产品介绍  #RISCV  #FPGA 
AGM Micro是领先的AG32 32位MCU、可编程SoC、和异构(MCU)计算芯片和方案提供商。GD32F407 RISC-V 开源内核,Max 248Mhz的超高主频,还带有2K的FPGA逻辑单元。
土人观芯
RISC-V笔记——基础
#前端  #RISCV 
RISC-V旨在支持广泛的定制和专业化。RISC-V的ISA是由一个基本整型ISA和其它对基本ISA的可选扩展组成。每个整型ISA可以使用一个或多个可选的ISA扩展进行扩展。基本整型ISA精选了最小的一组指令,这些指令足以为编译器、汇编器、链接器和操作系统提供足够的功能,它提供了一组便利的ISA和软件工具链骨架,可以围绕它构建更多定制的处理器ISA。基本整型ISA与早期RISC处理器非常类似,除了没有分支延迟槽(branch delay slot)和可选的变长指令编码(Variable-length instruction encoding)。
专芯致志er