成员列表
期刊
专栏
活动
招聘内推
知识付费
开源项目
搜索
RSS订阅
视频
EDA在线
IC问答
成员出版图书
书单
CEF102
首页
成员列表
期刊
专栏
活动
招聘内推
知识付费
开源项目
搜索
RSS订阅
视频
EDA在线
IC问答
成员出版图书
书单
CEF102
IC技术圈
致力于建立知识、人的联系
IC技术圈期刊 2022年 第09期
类别:
FPGA(5)
前端(3)
验证(5)
后端(2)
嵌入式(0)
自动化(0)
模拟(1)
求职就业(1)
管理(0)
软件(0)
按月份
高速串行通信编码8b/10b(一)
#FPGA
#编码
#Serdes
介绍高速串行通信编码8b/10b
亦安的数字小站
More
【innovus】fab回复说“我们不提供ict/captable”
#后端
#innovus
本文介绍了tluplus转captable的方法和注意事项。
ExASIC
More
什么是X态传播?
#验证
#设计
#X态
#VCS
#Xprop
X态的存在使得仿真结果要么太过于乐观,要么太过于悲观。
ICer消食片
More
平头哥RISC- V开源处理器C910仿真
#前端
简单仿真平头哥开源RISC-V处理器C910,使用VCS+Verdi,完成相关仿真
亦安的数字小站
More
SystemC Verification Randomization
#验证
#SystemC
#随机约束
SystemC Verification作为SystemC 的验证库,引入约束随机描述,可以实现基于C++/SC的Constraint Rand Verification.
验证芯发现
More
源码系列:基于FPGA的中值滤波器设计(附源码)
#FPGA
#图像处理
#中值滤波
#滤波算法
#源码分享
在图像采集、转换和传输的过程中,由于成像系统、传输介质和工作环境等固有的缺陷,不可避免地产生各种类型的噪声,导致获取的图像往往与实际图像有差异。图像质量的下降使得图像后续处理(如边缘检测、图像分割、特征提取、模式识别等)产生困难,因此对噪声图像进行滤波是必要预处理过程,这可以使处理后的图像更适合观察或提取有用信息。但滤波算法在去除噪声的同时难免对图像造成一定程度的模糊,造成细节信息的丢失。中值滤波是对图像的低通滤波,可有效滤除高频噪声,增强图像清晰度。
FPGA技术江湖
More
对PAM-3编码的一些理解
#模拟
#编码
#高速接口
#串行通信
#USB
据说USB4的下一代80Gbps版本采用PAM-3编码。
icsoc
More
聊一聊今年的芯片就业市场
#求职就业
#就业行情
大环境之下,各大企业对用人要求提高,从去年的抢人阶段,过度到了选人阶段
移知芯博士
More
就业寒冬,秋招失利,春招还有机会吗
#FPGA
#就业
做足准备,提前备战春招!
移知
More
sv_string | 简单、易用、开源的System-Verilog字符串操作函数库
#验证
#芯片验证
#systemverilog
#string
相比于Python和C++ string丰富的操作方法, systemverilog中string操作方法略显单薄, 仅支持大小写转换和遍历等少量方法。作者借鉴部分python string的操作函数风格, 以及结合常用的一些字符串操作, 开发一个sv_string的开源库, 使用systemverilog编写, 无需DPI和C代码编译, 开箱即用。源码已开源在github, 已经过questasim仿真测试。
验证芯发现
More
你知道get_coverage和get_inst_coverage得到的都是什么覆盖率吗
#验证
#SystemVerilog
#get_coverage
#get_inst_coverage
在SystemVerilog中提供了大量的用于获得coverage的方法,方便了用户进行功能覆盖率的收集,比较常见的主要有:$get_coverage、get_coverage和get_inst_coverage,那么这几种get coverage得到的到底是什么coverage彼此之间有什么差异呢?本文将通过示例说明。
硅芯思见
More
CXL学习(一)
#前端
#CXL
学习CXL协议
老秦谈芯
More
CXL学习(二)
#前端
#CXL
学习CXL协议
老秦谈芯
More
修timing violation的二十一种方法
#后端
#STA
#sign-off
修timing的方法一网打尽。
志芯
More
乒乓操作实例讲解-FIFO
#FPGA
#FIFO
#乒乓操作
无论何时,在复杂的 FPGA 设计过程中,都不可避免地需要在模块之间发送数据,实现这一点的常用的是 FIFO。
OpenFPGA
More
【Verilog我思我用】-generate
#FPGA
#generate
Generate实例讲解
OpenFPGA
More
华为夏晶大神: 总结我的思路,如何在验证中发现和定位Bug
#验证
发现Bug,发现所有的Bug,或者证明没有Bug,是验证存在的唯一目的。无论任何验证语言、任何验证环境、任何验证方法学、任何Feature List,都是为了达成这一目的而使用的方法,或者所手段。偏离了这一目的任何工作和努力,都是屎、大便、Shit。
芯片设计验证
More