IC技术圈
致力于建立知识、人的联系
IC技术圈期刊 2021年 第10期

类别: FPGA(19) 前端(7) 验证(4) 后端(5) 嵌入式(2) 自动化(0) 模拟(0) 求职就业(6) 管理(0) 软件(1) 按月份
https://mp.weixin.qq.com/s/kqsBDwjL7jOxmRMK4tsKiw
#前端 #半导体 #资讯 #芯片 #秋招 #薪资 #前端设计
据环球网引述韩国《经济日报》消息,美国商务部长雷蒙多在半导体高峰会上宣称,美国政府需要更多有关芯片供应链的信息,以“提高处理危机的透明度,并确定导致短缺的根本原因”。美国要求相关企业在45天内,缴出公司相关数据,包括库存、销售及客户等商业机密,这样的要求将使公司陷入困境。
OpenIC
芯片(IC)在5-10年后还会像现在这样火吗?
#前端 #半导体 #资讯 #芯片 #秋招 #薪资 #前端设计
关于芯片行业能火多久,我曾无数次被问到这个问题,今天就来展望一下半导体的前景和钱景。
OpenIC
IC验证工程师高效战斗手册--高效验证平台搭建和冒烟测试要注意什么?
#验证 #提效
杰瑞IC验证
做IP设计是一个非常幸福的岗位
#前端 #ASIC#芯片职场
硅农
优秀的 Verilog/FPGA开源项目介绍(二)-RISC-V
#FPGA #开源项目
十几个risc v开源项目介绍总有一款适合你
OpenFPGA
硅谷始祖-仙童半导体浮沉录
#FPGA #硅谷起源
硅谷起源及历史
OpenFPGA
独白 | 一线城市的工资,三线城市的生活
#求职就业 #职场经验#
从实际体验来说,深圳并没有想象中那么高不可攀,对深圳的描述绝不可以偏概全。接下来,我讲从吃、穿、住、行四个方面讲述我真实的生活,以供应届生们参考。
ZYNQ
Zynq-7000 全可编程Soc系列如何选型?
#FPGA #ZYNQ#
Zynq7000 全可编程 SoC 重新定义了嵌入式系统,为系统架构师和软件开发人员推出新的解决方案提供 了一个灵活的平台,同时为传统 ASIC 和 SoC 用户提供了一个全可编程的备选方案,如何选型也是一项大学问,我们从以下各个方面来剖析一下。
ZYNQ
管脚约束问题导致生成bit时报错 如何在不重新Implentation情况下生成bit?
#FPGA #Xilinx #DCP
傅里叶的猫
古老CPU启示录-第一款单芯片微处理器8080
#FPGA #i8080
Intel 8080 cpu介绍
OpenFPGA
从材料到IC,人生应是一片旷野,而非轨道
#求职就业 #求职就业 #经验分享
介绍了一位材料专业学子转行数字IC的经历和心路历程
数字IC打工人
元宇宙,AI芯片以及人工智能生产力(从人训练AI,到AI训练AI)
#嵌入式 人工智能
元宇宙与AI芯片设计
歪睿老哥
大话FPGA-“万能的芯片?”
#FPGA FPGA 架构
从这个角度看,FPGA和芯片(专用集成电路)从来就不是对立的, FPGA,万能芯片,从功能上看是万能的,理论上可以实现所有功能。 但是从,PPA上看,性能,功耗,面积(成本),这三个维度来衡量,又是非常受限的。
歪睿老哥
大话DPU—从网络到数据
#嵌入式 DPU
第一个卸载的故事中,DPU是offload CPU的负载,是“长工”。 第二个管理的故事中,DPU是CPU的hypervisor,是“管家”。 第三个数据的故事中,DPU高效的提供CPU 数据,是“奶妈”。
歪睿老哥
FPGA设计中,RAM的两种实现方法详解
#FPGA #RAM两种实现方法 #实用设计技巧 #详细教程
方法一:利用LPM_RAM;方法二、使用verilog纯文本的描述方式。方法二比方法一相比,来分析设计流程、占用资源等各种情况。
FPGA技术江湖
FPGA零基础学习系列:SDR SDRAM 驱动设计
#FPGA #SDR SDRAM #硬件底层驱动设计 #详细教程
设计一个突发长度为2,列选通潜伏期为2的SDR SDRAM的控制器。该控制器共有四部分功能,初始化、刷新、写和读。四部分的执行控制采用一个模块来控制。SDR SDRAM必须要进行初始化,初始化只用执行一次。然后启动一个计时器,等计时器达到后,进行刷新。在刷新的间隔中,根据读写的要求进行读写。四个模块都会对SDR SDRAM的命令线和地址线进行控制,所以输出时,采用多路选择器对齐进行选择输出。
FPGA技术江湖
【资料库】IC FPGA开发与数字逻辑综合工具实践
#FPGA #资料库 #UVM #DFT #DC #VCS #工具实践
分享关于IC FPGA开发与数字逻辑综合工具的资料,有UVM和DFT的实训课程,DC和VCS的工具实践等,后台自行获取~
电子狂人
【资料库】数字ic前端后端验证
#前端 #资料库 #前端 #后端 #验证
分享一些从网上搜集的数字ic前端后端验证学习资料,内含UVM学习、版图实训、电路设计、Verilog RTL实践、VCS学习、SRAM、Perl、DFT了解,以及一些经验之类的分享
电子狂人
Matlab系列记录之图像处理(结束篇)
#软件 #matlab #图像处理
介绍下一些基本原理和MATLAB上进行图像处理的一些基本操作
电子狂人
【UVM COOKBOOK】Sequences||Sequence API
#验证 #uvm #uvm_cookbook
摸鱼范式
验证的重要性||验证的成本
#前端 #通识
摸鱼范式
【VCS版】基于UVM的UART验证环境
#验证 #uart #实战 #uvm
摸鱼范式
如何在FPGA上快速部署5G NR无线通信?
#FPGA #FPGA #5G #MATLAB
Mathworks公司提出了一套完整的解决方案,在FPGA商上快速部署5G NR。
科学文化人
5G-NR算法秘籍:重要function一览
#FPGA #FPGA #5G
为了方便利用5G Toolbox进行5G系统设计和仿真,现将所有函数分门别类,整理。参考函数库和算法链路,便于进行FPGA和ASIC设计实现。
科学文化人
众多公司纷纷做芯片,谁获益最大?薪水暴涨,不是好事
#求职就业
各种相关不相关的公司都开始涉足芯片。造成的结果就是原来真正做芯片公司被挖的肉疼
白话IC
“我想去BAT做芯片,哪怕降薪”,且慢!
#求职就业
做芯片,拿互联网公司的钱,曾经是个梦。然而,现在梦竟然可以实现。
白话IC
手机公司入局芯片,我为什么不看好,也不建议加入?
#求职就业
各种公司纷纷布局芯片,已经是趋势了。特别是财大气粗的手机公司,可以说是要钱有钱,要人有人,按道理成功不难,然而,入局者众多,但是鲜有成功的。什么原因?
白话IC
IC后端选择tech file容易忽略的一件事
#后端
以前曾经提到,对于一些标准单元库,调整track是对绕线有好处的,甚至说是非常关键,决定着你的设计是否能够绕通。
白话IC
两种io约束方式对于后端的影响
#后端
众所周知,block的port接口部分的约束,我们是通过set_input_delay set_output_delay来实现的。在约束的时候,我们通常会遇到两种方式,一种是通过创建virtual clock,另外一种是通过真实的clock来进行约束。
白话IC
异步复位为什么要同步释放 ?
#FPGA #异步复位
FPGA开发之路
FPGA 核和FPGA Fabric的区别是什么?
#FPGA # FPGA
FPGA fabric主要是指FPGA互连矩阵和嵌入其中的CLBs。
FPGA LAB/李锐博恩
GT Transceiver的复位与初始化(1)Transceiver复位的两种类型和两种模式
#FPGA # 高速串行接口 # MGT # Transceiver
在 fpga 器件启动和配置完毕后,必须对 gtx/gth 收发模块进行初始化,才能使用。
FPGA LAB/李锐博恩
GT Transceiver的复位与初始化(3)TX初始化和复位流程
#FPGA # 高速串行接口 # Transceiver
GT Transceiver系列文档,带目录
FPGA LAB/李锐博恩
GT Transceiver中的重要时钟及其关系(10)RXOUTCLK的来源及其生成
#FPGA # 高速串行接口 # Transceiver
TXOUTCLK见公众号其他文章
FPGA LAB
verdi实用技巧
#前端 verdi
数字ICer
IC设计中值得解决的小问题(一)
#前端 #ic设计 #ic技巧 #vim
IC设计中值得解决的小问题之vim打开lib文件的语法高亮。
icsoc
详解GDSII文件
#后端
全栈芯片工程师
芯片ECO(一)
#后端
全栈芯片工程师
Modelsim的仿真之路(基础仿真流程)
#FPGA #FPGA #仿真 #modelsim
缓了一段时间,该接着开始系列记录了,这一次将开始ModelSim的仿真之路,对于学FPGA或者从业于该行业的人来说,仿真是必不可免的一件事,而仿真的工具也不少,不过感觉ModelSim推荐的指数要高很多,或许和它优化的能力有关吧~
电子狂人
优秀的 Verilog/FPGA开源项目介绍(一)-PCIe通信
#FPGA #pcie #开源
开源的pcie项目,已经在很多平台上验证过了
OpenFPG
三个月转数字IC小白的找工作心说
#求职就业 #数字IC 面试经验 #IC面试 #FPGA
容 本文大约 6000 字,是一名 3 个月转 IC 小白的工作面试心得。不作为正常、普遍的学习 IC 的学生应该有的经历,但也许能为找 IC 行业工作的你提供些许帮助,欢迎阅读参考。
数字IC与硬件设计的两居室